Intel cho biết, đầu tiên vi kiến trúc chip Nehalem sắp tới của họ sẽ được nhắm cho máy chủ và máy tính để bàn cao cấp, sau đó sẽ được thu nhỏ cho máy tính xách tay (MTXT).
Hôm 17/3/2008 Intel cho biết, đầu tiên vi kiến trúc chip Nehalem sắp tới của họ sẽ được nhắm cho máy chủ và máy tính để bàn cao cấp, sau đó sẽ được thu nhỏ cho MTXT.
Nehalem là phiên bản nâng cấp của vi kiến trúc Core 2 hiện nay, có thể có từ 2 tới 8 lõi, phó chủ tịch kiêm tổng giám đốc Intel Digital Enterprise Group, Pat Gelsinger, tiết lộ hôm 17/3/2008. Ông không nói gì về kế hoạch cho chip MTXT Nehalem. Intel dự định đề cập tới chủ đề này tại Diễn Đàn Các Nhà Phát Triển Intel (IDF 2008) sẽ tổ chức trong tháng 4/2008 ở Thượng Hải (Trung Quốc).
Mỗi lõi của chip Nehalem có thể thực hiện đồng thời 2 luồng (threat), do đó một máy chủ có thể thực hiện cùng một lúc 16 luồng. Mỗi lõi được trang bị 256KB bộ nhớ cache L2 và 8MB bộ nhớ dùng chung cache L3, giúp các lõi thực hiện được nhiều luồng tốt hơn và qua đó giúp tăng tốc thông tin liên lạc giữa các thành phần hệ thống.
Kiến trúc Nehalem còn tích hợp mạch bộ điều khiển bộ nhớ DDR3, giúp tăng gấp ba lần hiệu suất bộ nhớ so với chip Xeon mạnh nhất hiện nay. Chip Nehalem sẽ có tùy chọn mạch điều khiển đồ họa tích hợp, ông Gelsinger cho biết.
Ông Gelsinger khẳng định, chip Nehalem được thiết kế với mục tiêu mang lại hiệu suất vận hành tối ưu trên mỗi watt điện năng tiêu thụ, cải thiện hiệu năng hệ thống. Chip Nehalem được sản xuất bằng quy trình 45nm và sẽ được tung ra vào cuối năm 2008.
Sau Nehalem, năm 2009 Intel sẽ có vi kiến trúc Westmere và năm 2010 là vi kiến trúc Sandy Bridge. Đến năm 2011, chip sẽ được sản xuất bằng quy trình 22nm.
Bạch Đình VinhTheo IDG News Service, 17/3/2008